良好的组织管理是保证培训效果的关键环节之一。摩尔精英不仅有专业且系统化的课程内容,更在上课之余提供多样化的配套服务,以练促学,答疑解忧,全方位联动提升培训效能。
提升在职员工专业技能,解决实际工作中碰到的问题。针对核心员工,单点专项提升员工技术能力,体现企业福利。可提供在线点播课程以及量身定制培训课程。
技术方向 | 课堂层级 | 课程名称 |
理论 | 初级 | 数字集成电路设计 |
理论 | 初级 | SoC系统设计 |
语言 | 初级 | Verilog RTL设计 |
语言 | 初级 | VHDL RTL设计 |
语言 | 中级 | SystemVerilog Design |
语言 | 中级 | Makefile脚本自动化编译和仿真 |
语言 | 中级 | Perl脚本 |
语言 | 高级 | 基于UPF的低功耗数字前端设计 |
流程 | 中级 | ASIC全流程设计 |
EDA | 中级 | 数字逻辑仿真工具实践 - VCS |
EDA | 中级 | 数字逻辑仿真调试工具实践 - Verdi |
EDA | 中级 | 数字逻辑综合工具实践 - DesignCompiler |
EDA | 中级 | 代码质量检测工具实践 - SpyGlass |
Digital IP | 高级 | 基于RISC-V的CPU的设计 |
Digital IP | 高级 | SRAM控制器的IP设计 |
Digital IP | 高级 | eFlash控制器的IP设计 |
Digital IP | 高级 | SD Host控制器的IP设计 |
Digital IP | 高级 | SD Mem控制器的IP设计 |
Digital IP | 高级 | NandFlash控制器的IP设计 |
Digital IP | 高级 | HDMI-CEC控制器的IP设计 |
Digital IP | 高级 | Bitcoin-基于UPF的低功耗数字前端设计验证 |
Digital IP | 高级 | ARM Cortex M0的CPU高级设计 |
Digital IP | 高级 | ARM Cortex M3的CPU高级设计 |
Digital IP | 高级 | ARM Cortex M4的CPU高级设计 |
Digital IP | 高级 | ARM Cortex R 系列CPU |
Digital IP | 高级 | ARM Cortex A 系列CPU |
Digital IP | 高级 | AI加速器IP的设计 |
Digital IP | 高级 | GFX的IP的设计 |
Digital IP | 高级 | H.265视频编解码的IP设计 |
Digital IP | 高级 | ISP的IP设计 |
Digital IP | 高级 | ARM AMBA总线 |
SoC设计 | 高级 | SDHC Controller IP的集成设计 |
SoC设计 | 高级 | USB Controller IP的集成设计 |
SoC设计 | 高级 | DDR Controller IP的集成设计 |
SoC设计 | 高级 | PCI-E Controller的IP的集成设计 |
SoC设计 | 高级 | 基于IP的SoC系统集成设计 |
SoC设计 | 高级 | 基于ARM Cortex M系列CPU的设计 |
SoC设计 | 高级 | MCU芯片设计架构 |
技术方向 | 课堂层级 | 课堂名称 |
理论 | 初级 | 数字集成电路设计 |
理论 | 初级 | SoC系统设计 |
语言 | 初级 | Verilog RTL设计 |
语言 | 中级 | SystemVerilog Verification |
语言 | 中级 | SystemVerilog Assertion |
语言 | 中级 | SystemVerilog DPI |
语言 | 高级 | UVM验证方法学 |
语言 | 中级 | C语言编程 |
语言 | 高级 | C++高级编程 |
语言 | 高级 | OpenCL高级编程 |
语言 | 高级 | OpenGL高级编程 |
语言 | 中级 | Makefile脚本自动化编译和仿真 |
语言 | 中级 | Perl脚本编程 |
语言 | 中级 | Python脚本编程 |
语言 | 高级 | 基于UPF的低功耗数字前端设计 |
流程 | 中级 | ASIC全流程设计 |
EDA | 中级 | 数字逻辑仿真工具VCS |
EDA | 中级 | 数字逻辑仿真调试工具Verdi |
Verification IP | 高级 | 基于RISC-V的CPU的设计验证 |
Verification IP | 高级 | SRAM控制器的IP设计验证 |
Verification IP | 高级 | eFlash控制器的IP设计验证 |
Verification IP | 高级 | SD Host控制器的IP设计验证 |
Verification IP | 高级 | SD Mem控制器的IP设计验证 |
Verification IP | 高级 | NandFlash控制器的IP设计验证 |
Verification IP | 高级 | HDMI-CEC控制器的IP设计验证 |
Verification IP | 高级 | Bitcoin低功耗前端设计验证 |
Verification IP | 高级 | USB OTG HS 2.0的IP设计验证 |
Verification IP | 高级 | DDR Controller的IP设计验证 |
Verification IP | 高级 | PCI-E Controller的IP设计验证 |
Verification IP | 高级 | AMBA的总线验证 |
Verification IP | 高级 | SoC系统验证流程 |
SoC验证 | 高级 | SoC系统级验证 - EMCU0 |
SoC验证 | 高级 | SoC系统级验证 - EMCU300 |
SoC验证 | 高级 | SoC系统级验证 - EMCU400 |
SoC验证 | 高级 | SoC系统级验证 - EMCU4000LP |
SoC验证 | 高级 | AMBA 总线IP的集成验证 |
SoC验证 | 高级 | SDHC Controller IP的集成验证 |
SoC验证 | 高级 | USB Controller IP的集成验证 |
SoC验证 | 高级 | DDR Controller IP的集成验证 |
SoC验证 | 高级 | PCI-E Controller的IP的集成验证 |
技术方向 | 课堂层级 | 课堂名称 |
EDA | 中级 | Scan Chain – Tessent |
EDA | 中级 | ATPG – Tessent |
EDA | 中级 | Memory BIST – Tessent |
EDA | 中级 | IJTAG – Tessent |
EDA | 中级 | Diagnosis – Tessent |
EDA | 中级 | DFT Compiler |
EDA | 高级 | MCU芯片的DFT实现策略和实践 |
EDA | 中级 | ARM Cortex M4的CPU的DFT实现策略 |
技术方向 | 课堂层级 | 课堂名称 |
语言 | 中级 | TCL脚本高级编程 |
EDA | 中级 | 数字逻辑综合工具实践-Design Compiler |
EDA | 中级 | 数字逻辑综合工具实践-Genus |
EDA | 中级 | 形式验证工具实践 – Formality |
EDA | 中级 | 形式验证工具实践 – Conformal |
EDA | 中级 | 静态时序分析工具实践 – PrimeTime |
EDA | 中级 | 静态时序分析工具实践 – Tempus |
EDA | 中级 | 布局布线工具实践 – ICC |
EDA | 中级 | 布局布线工具实践 - ICC2 |
EDA | 中级 | 布局布线工具实践 – Innovus |
EDA | 中级 | 寄生参数提取工具实践 – StarRC |
EDA | 中级 | 寄生参数提取工具实践 – QRC |
EDA | 中级 | 版图物理验证工具实践 – Calibre |
EDA | 中级 | 低功耗分析工具实践 – Redhawk |
EDA | 中级 | 低功耗分析工具实践 – PTPX |
SoC | 高级 | ARM Cortex M3的数字后端设计策略和实践 |
SoC | 高级 | ARM Cortex M4的数字后端设计策略和实践 |
SoC | 高级 | NVDLA的数字后端设计策略和实践 |
SoC | 高级 | WAVE20的数字后端设计策略和实践 |
SoC | 高级 | Bitcoin-基于UPF的低功耗数字后端设计 |
技术方向 | 课堂层级 | 课堂名称 |
理论 | 初级 | 模拟电路 |
理论 | 初级 | 半导体工艺 |
理论 | 初级 | 半导体器件 |
理论 | 初级 | 模拟集成电路设计 |
EDA | 中级 | 模拟IC设计工具实践-Virtuoso |
EDA | 中级 | 模拟IC仿真工具实践-Spectre |
Analog IP | 中级 | FinFet 12nm -运算放大器OP电路设计 |
Analog IP | 中级 | FinFet 12nm -带隙基准电压BandGap电路设计 |
Analog IP | 中级 | FinFet 12nm -低压差线性稳压器LDO电路设计 |
Analog IP | 高级 | CMOS 180nm -锁相环PLL电路设计 |
Analog IP | 高级 | CMOS 180nm -模数转换器ADC电路设计 |
Analog IP | 高级 | CMOS 180nm -数模转换器DAC电路设计 |
Analog IP | 高级 | CMOS 180nm -直流到直流装换DCDC电路设计 |
Analog IP | 高级 | CMOS 28nm -模数转换器ADC电路设计 |
Analog IP | 高级 | CMOS 28nm -数模转换器DAC电路设计 |
Analog IP | 高级 | CMOS 28nm -直流到直流装换DCDC电路设计 |
技术方向 | 课堂层级 | 课堂名称 |
理论 | 初级 | 模拟电路 |
理论 | 初级 | 半导体工艺 |
理论 | 初级 | 半导体器件 |
理论 | 初级 | 模拟集成电路设计 |
EDA | 中级 | 模拟版图设计工具实践-Virtuoso |
EDA | 中级 | 模拟版图验证工具实践-Calibre |
EDA | 中级 | 版图寄生参数抽取工具实践-StarRC |
EDA | 中级 | K库工具-Librate |
Analog IP | 中级 | CMOS 180nm - 运算放大器OP版图设计 |
Analog IP | 中级 | CMOS 180nm - 带隙基准电压BandGap版图设计 |
Analog IP | 中级 | CMOS 180nm - 低压差线性稳压器LDO版图设计 |
Analog IP | 高级 | CMOS 180nm - 锁相环PLL版图设计 |
Analog IP | 高级 | CMOS 180nm - 模数转换器ADC版图设计 |
Analog IP | 高级 | CMOS 180nm - 数模转换器DAC版图设计 -180nm |
Analog IP | 高级 | FinFet 12nm - 运算放大器OP版图设计 |
Analog IP | 高级 | FinFet 12nm - 带隙基准电压BandGap版图设计 |
Analog IP | 高级 | FinFet 12nm - 低压差线性稳压器LDO版图设计 |
Analog IP | 高级 | CMOS 28nm - 锁相环PLL版图设计 |
Analog IP | 高级 | CMOS 28nm - 模数转换器ADC版图设计 |
Analog IP | 高级 | CMOS 28nm - 数模转换器DAC版图设计 |
点播课程+实训服务器 | 直播课程+实训服务器 | |||
方案类型 | 个人方案(1-9人) | 班级方案(10-50人) | 个人方案(1-9人) | 班级方案(10-50人) |
学习内容 | 提供全部标准化内容 可自主选择 |
提供全部标准化内容 可选项目实训内容 |
全部标准课程内容 项目实训操练讲解 |
课程内容可定制 项目实训内容可选择 |
学习时间及进度 | 自主安排 | 企业定制 | 跟随班级安排 | 企业定制 |
培训周期 | 8~12周 | 8~12周 可根据企业需求适当调整 |
8~12周 | 8~12周 可根据企业需求适当调整 |
作业及批阅统计 | 无 | 有 | 有 | 有 |
答疑服务 | 无 | 有 | 有 | 有 |
测试考试反馈 | 无 | 有 | 有 | 有 |
培训认证证书 | 无 | 有 | 有 | 有 |
适用场景 | · 同时入职的新员工人数少 · 企业内部可跟进学习进度 · 企业内部可安排资深工程师进行辅导答疑 |
· 同时入职的新员工人数多 · 学员专业基础有差异,需要自主选择学习内容 |
· 同时入职的新员工人数少 · 企业内部资源有限 · 对培训周期容忍度高 |
· 同时入职的新员工人数多 · 学员专业基础相近 · 需要高度定制的培训内容 对录播课程接受度低 |
助力集成电路全产业链人才培养
摩尔实训云集合集成电路产业链中IC设计、IC制造、IC封测及IC应用全流程的集成电路教学与实训平台,配备完善的工程实践课程、企业级项目案例资源、企业级IC设计实训环境及专业的教学管理等模块。
摩尔实训云集合集成电路产业链中IC设计、IC制造、IC封测及IC应用全流程的集成电路教学与实训平台,配备完善的工程实践课程、企业级项目案例资源、企业级IC设计实训环境及专业的教学管理等模块。
留下您的需求,我们会第一时间与您联系
留下您的任意需求
我们都会第一时间和您联系
地址:
上海市浦东新区金科路2889号长泰商业广场A栋3楼